前言

瑞薩電子運用獨特的硬體加速器「動態可重構處理器(DRP)」加速AI運算效率,並已開發出新型MPU,其推論運算速度比傳統CPU核心的軟體快上1,000倍。為解決普及化的問題,瑞薩電子致力於降低導入成本、提升使用便利性。新開發的DRP-AI加速器,具有高度靈活性,可動態改變內部結構,並結合分支修剪技術,同時提高運算性能和能源效率。

目錄
    瑞薩電子獨有AI硬體加速器
    能源效率高達10 TOPS/W
    針對現場運作環境的追加學習
    附錄
圖目錄
    圖一、目前開發中MPU的測試板(左)與目標應用(右)
    圖二、DRP-AI由DRP和AI-MAC兩部分所組成
    圖三、降低運算量負荷的方法比較
    圖四、使用DRP-AI可以依照每個分支進行詳細修剪
    圖五、即使剪枝率增加至90%,運算準確度也僅有微幅下降
    圖六、提供給使用者的開發軟體「AI實現工具」
    圖七、在雲端完成模型初始學習(左)、在現場完成適應現場的追加學習(右)
    圖八、運用DRP-AI現場推論並定期執行追加學習
表目錄
推薦報告
  • 以上研究報告資料係經由MIC內部整理分析所得,並對外公告之研究成果, 由於產業倍速變動、資訊的不完整,及其他不確定之因素,並不保證上述報告於未來仍維持正確與完整, 引用時請注意發佈日期,及立論之假設或當時情境,如有修正、調整之必要,MIC將於日後研究報告中說明。 敬請參考MIC網站公告之最新結果。
  • 著作權所有,非經本會書面同意,不得翻印或轉讓。
  • BACK
    評論此篇報告
    您的評論已送出
    我們會竭誠盡快地回覆您。
    分享此篇報告
    Facebook
    Line
    複製連結
    登入
    正式會員第一次使用,請輸入會員編號/會員密碼/Email,系統會偵測第一次使用,註冊/認證之後,即可上線使用

    不是會員?

    邀請您申請免費試閱聯絡我們